當前位置:學問谷 >

行業範例 >半導體 >

模擬電路設計經驗總結

模擬電路設計經驗總結

總結是把一定階段內的有關情況分析研究,做出有指導性的經驗方法以及結論的書面材料,它可以明確下一步的工作方向,少走彎路,少犯錯誤,提高工作效益,因此,讓我們寫一份總結吧。總結怎麼寫才能發揮它的作用呢?下面是小編幫大家整理的模擬電路設計經驗總結,歡迎大家分享。

模擬電路設計經驗總結

模擬電路的設計是工程師們最頭疼、但也是最致命的設計部分,儘管目前數字電路、大規模集成電路的發展非常迅猛,但是模擬電路的設計仍是不可避免的,有時也是數字電路無法取代的,例如RF射頻電路的設計!這裏將模擬電路設計中應該注意的問題總結如下:

(1)為了獲得具有良好穩定性的反饋電路,通常要求在反饋環外面使用一個小電阻或扼流圈給容性負載提供一個緩衝。

(2)積分反饋電路通常需要一個小電阻(約560歐)與每個大於10pF的積分電容串聯。

(3)在反饋環外不要使用主動電路進行濾波或控制EMC的帶寬,而只能使用被動元件(最好為RC電路)。僅僅在運放的開環增益比閉環增益大的頻率下,積分反饋方法才有效。在更高的頻率下,積分電路不能控制頻率響應。

(4)為了獲得一個穩定的線性電路,所有連接必須使用被動濾波器或其他抑制方法(如光電隔離)進行保護。

(5)使用EMC濾波器,並且與IC相關的濾波器都應該和本地的0V參考平面連接。

(6)在外部電纜的連接處應該放置輸入輸出濾波器,任何在沒有屏蔽系統內部的導線連接處都需要濾波,因為存在天線效應。另外,在具有數字信號處理或開關模式的變換器的屏蔽系統內部的導線連接處也需要濾波。

(7)在模擬IC的電源和地參考引腳需要高質量的RF去耦,這一點與數字IC一樣。但是模擬IC通常需要低頻的電源去耦,因為模擬元件的電源噪聲抑制比(PSRR)在高於1KHz後增加很少。在每個運放、比較器和數據轉換器的模擬電源走線上都應該使用RC或LC濾波。電源濾波器的拐角頻率應該對器件的PSRR拐角頻率和斜率進行補償,從而在整個工作頻率範圍內獲得所期望的PSRR。

(8)對於高速模擬信號,根據其連接長度和通信的最高頻率,傳輸線技術是必需的。即使是低頻信號,使用傳輸線技術也可以改善其抗干擾性,但是沒有正確匹配的傳輸線將會產生天線效應。

(9)避免使用高阻抗的輸入或輸出,它們對於電場是非常敏感的。

(10)由於大部分的輻射是由共模電壓和電流產生的,並且因為大部分環境的電磁干擾都是共模問題產生的,因此在模擬電路中使用平衡的發送和接收(差分模式)技術將具有很好的EMC效果,而且可以減少串擾。平衡電路(差分電路)驅動不會使用0V參考系統作為返回電流回路,因此可以避免大的電流環路,從而減少RF輻射。

(11)比較器必須具有滯後(正反饋),以防止因為噪聲和干擾而產生的錯誤的輸出變換,也可以防止在斷路點產生振盪。不要使用比需要速度更快的比較器(將dV/dt保持在滿足要求的範圍內,儘可能低)。

  • 文章版權屬於文章作者所有,轉載請註明 https://xuewengu.com/flhy/bandaoti/vj3qmm.html